Тенденции рынка сенсорных экранов в 2023 году с анализом ключевых игроков Компания Corning 3M Atmel Corporation DISPLAX Interactive Systems Cypress Semiconductor Corporation Fujitsu Samsung Microsoft Corporation Synaptics Incorporated Freescale Gigabyte Wintek Corporation LG Display
Jun 05, 202310 подарков ко Дню отца, которые ему действительно понравятся
Jun 12, 20234 вещи, на которые стоит обратить внимание перед четвертой игрой финала НБА 2023 года
May 31, 2023Ускорение наномасштаба X
Sep 11, 2023Adicet сообщает о финансовых результатах за первый квартал 2023 года и предоставляет обновленную информацию о бизнесе
Jul 28, 2023MIPS использует Siemens FPGA для RISC
В рамках сотрудничества MIPS использует платформу Siemens Veloce proFPGA для демонстрации ядер MIPS, включая eVocore P8700. Ядро, первый процессор Out-of-Order (OoO) с когерентной многопоточной, многоядерной и многокластерной масштабируемостью, уже используется в таких приложениях, как автономное вождение и усовершенствованные системы помощи водителю (ADAS).
Использование процессоров RISC-V на платформе proFPGA позволяет разработчикам проверять свои конечные системы перед полупроводниковыми системами. Клиенты могут добавлять свою собственную логику и ускорители и проверять свою систему на кристалле (SoC) на предмет оптимальной функциональности. Кроме того, платформа Veloce proFPGA от Siemens предоставит командам заказчиков-разработчиков программного обеспечения полный доступ к аппаратной системе прототипирования платформы, программным инструментам и средствам трассировки отладки, что позволит на ранних этапах разработки программного обеспечения и проектирования аппаратно-программного кода.
«Поскольку все большее число разработчиков SoC переходят на RISC-V для своих будущих проектов, мы наблюдаем растущий интерес к нашим процессорам eVocore из-за непревзойденного уровня масштабируемости, который они обеспечивают», — сказал Дези Банатао, генеральный директор MIPS. «Мы рады сотрудничать с Siemens, чтобы наши клиенты могли воспользоваться всеми функциями и инструментами нашего лучшего в своем классе eVocore P8700 вместе с масштабируемой емкостью и гибкостью, предлагаемыми платформой Siemens Veloce proFPGA».
Разработчики также могут добавлять свои собственные ускорители в системы с P8700, сохраняя при этом согласованность до 64 кластеров и 8 ядер на кластер и 2 потоков на ядро.
Прототип настольной FPGA можно использовать с различными типами рабочих нагрузок, со встроенными испытательными стендами и внутрисхемными подключениями к внешнему оборудованию, например, генераторам Ethernet или шинам PCI Express. Это позволяет MIPS поддерживать несколько конфигураций, начиная с одноядерного однопоточного ЦП и заканчивая многоядерными и многокластерными конфигурациями.
«Растущая сложность конструкций SoC требует более надежных инструментов для прототипирования», — сказал Жан-Мари Брюне, вице-президент и генеральный менеджер по аппаратной проверке в Siemens Digital Industries Software. «Мы рады помочь клиентам и разработчикам MIPS идти в ногу с ускоряющимися темпами инноваций, предоставляя мощные и масштабируемые решения для прототипирования, адаптированные к их сценариям использования, от IP до подсистемы и SoC».
www.mips.com; www.siemens.com